4fc896897cea8a07352e520caab9dc59

Микросхема SN74ACT74D, ТМ2

Поставка электронных компонентов в Нижний Новгород

39,21 руб.

x 39,21 = 39,21
Сроки поставки выбранного компонента в Нижний Новгород уточняйте у нашего менеджера
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №110-12 дней39,21руб.36,47руб.35,29руб.34,50руб.32,15руб.31,37руб.30,58руб.28,23руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №25-7 дней70,97руб.65,09руб.63,91руб.62,34руб.58,03руб.56,85руб.55,29руб.49,80руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №35 дней91,75руб.84,69руб.82,73руб.80,77руб.75,28руб.73,32руб.71,75руб.64,30руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №47-10 дней47,05руб.43,13руб.42,35руб.41,17руб.38,43руб.37,64руб.36,47руб.32,94руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №55 дней90,58руб.83,52руб.81,56руб.79,60руб.77,24руб.74,50руб.70,58руб.63,52руб.

Характеристики

SN74ACT74D, ТМ2The SN74ACT74D is a dual positive-edge-triggered D-type Flip-flop with clear and preset. A low level at the preset (PRE) or clear (CLR) input sets or resets the outputs, regardless of the levels of the other inputs. When PRE and CLR are inactive (high), data at the data (D) input meeting the setup-time requirements is transferred to the outputs on the positive-going edge of the clock pulse. Clock triggering occurs at a voltage level and is not directly related to the rise time of the clock pulse. Following the hold-time interval, data at D can be changed without affecting the levels at the outputs.

• 10.5ns at 5V Maximum tpd
• Inputs are TTL-voltage compatible
• Green product and no Sb/Br

Микросхемы / Логические микросхемы / Микросхемы ТТЛ (серия 74)
Год: 2015, корпус: 14-SOIC (0.154», 3.90mm Width), инфо: Логический элемент ТТЛ Триггер D-типа х 2 КМОП кристалл, примечание: ТМ2