14ed0caa3a4837bac97df631970e02a3

Микросхема SN74LVC573ADW, ИР33

Поставка электронных компонентов в Нижний Новгород

69,30 руб.

x 69,30 = 69,30
Сроки поставки выбранного компонента в Нижний Новгород уточняйте у нашего менеджера
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №110-12 дней69,30руб.64,45руб.62,37руб.60,98руб.56,83руб.55,44руб.54,05руб.49,90руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №25-7 дней125,43руб.115,04руб.112,96руб.110,19руб.102,56руб.100,49руб.97,71руб.88,01руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №35 дней162,16руб.149,69руб.146,22руб.142,76руб.133,06руб.129,59руб.126,82руб.113,65руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №47-10 дней83,16руб.76,23руб.74,84руб.72,77руб.67,91руб.66,53руб.64,45руб.58,21руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №55 дней160,08руб.147,61руб.144,14руб.140,68руб.136,52руб.131,67руб.124,74руб.112,27руб.

Характеристики

SN74LVC573ADW, ИР33The SN74LVC573ADW is an octal transparent D Latch with 3-state outputs. It is designed for 1.65 to 3.6V VCC operation. It is specifically for driving highly capacitive or relatively low-impedance loads. It is particularly suitable for implementing buffer registers, input/output (I/O) ports, bidirectional bus drivers and working registers. While the LE input is high, the Q outputs follow the data (D) inputs. When LE is taken low, the Q outputs are latched at the logic levels at the D inputs. A buffered OE input can be used to place the eight outputs in either a normal logic state (high or low logic levels) or the high-impedance state. In the high-impedance state, the outputs neither load nor drive the bus lines significantly. The highimpedance state and increased drive provide the capability to drive bus lines without interface or pullup components. OE does not affect the internal operations of the latches.

• Support mixed-mode signal operation on all ports
• Ioff Supports live insertion, partial power down mode and back drive protection
• Latch-up performance exceeds 250mA per JESD 17
• Green product and no Sb/Br

Микросхемы / Логические микросхемы / Микросхемы ТТЛ (серия 74)
Корпус: 20-SOIC, инфо: Логический элемент ТТЛ регистр защелка из триггеров D-типа КМОП кристалл, примечание: ИР33